Veröffentlichungen

2022Entwurf neuronaler Netze in Matlab und Designflow zur Implementierung auf Intel SoC-FPGAs mit Zugriff auf die Gewichte in dem externen Linux-SDRAM

Berkay Cakir, Heinz-Peter Bürkle: Entwurf neuronaler Netze in Matlab und Designflow zur Implementierung auf Intel SoC-FPGAs mit Zugriff auf die Gewichte in dem externen Linux-SDRAM;

Workshop der Multi Project Chip Gruppe Baden-Württemberg (MPC) Esslingen Juni 2022; [https://www.mpc-gruppe.de/workshopbaende]


Für Maschinelles Lernen mithilfe von Neuronalen Netzen gibt es in Industrie, Medizin oder im Alltag vielfältige Anwendungen. Oft ist auch die Integration in eingebettete Systeme nötig. Auch wenn nicht das Training des Neuronalen Netzes, sondern lediglich die Inferenz im eingebetteten System erfolgt, stellt dies eine Herausforderung bezüglich der Rechenleistung dar. System-on-Chip (SoC) Field Programmable Gate Arrays (FPGAs) gelten als vielversprechende Zielsysteme für neuronale Netze in eingebetteten Systemen, da sie für die spezielle Aufgabenstellung angepasst werden können. Jedoch erweist sich die komplexe Entwurfsmethodik sowie die begrenzte Größe des On-Chip-Speichers oft als problematisch. In dieser Arbeit soll ein Designflow vorgestellt werden, welcher eine unkomplizierte Implementierung eines neuronalen Netzes mit externem Linux-SDRAM Zugriff auf einem Intel SoC-FPGA ermöglicht. Dieser Designflow wird beispielhaft anhand dem DE10-Nano als Zielsystem durchgeführt. Das neuronale Netz wird mithilfe von Matlab erstellt und in VHDL-Code umgewandelt. Danach wird dieser Code in ein SoC-FPGA Design mit SDRAM-Transfer eingebunden. Zuletzt erfolgt die Allokation sowie das Beschreiben des Linux-SDRAMBuffers mit den Gewichten.

Link
2018Neuronale Netze für die Anomalieerkennung in der Automatisierungstechnik auf feldprogrammierbaren Logikbausteinen

P. Krawczyk, H.-P. Bürkle: Neuronale Netze für die Anomalieerkennung in der Automatisierungstechnik auf feldprogrammierbaren Logikbausteinen (FPGAs); Workshop der Multi Project Chip Gruppe Baden-Württemberg (MPC) Offenburg Februar 2018;

Band 59, Ausgabe 58/59, Lothar Schmidt (Hrsg.), Seiten 51-58, (2018), ISSN: 1868-9221

Link
2013S. Singh, H.-P. Bürkle, G. Vallant, M. Epp: "Digitally Assisted Analog: Adaptive IQ Correction Algorithms for Homodyne Receivers"

in Mikroelektronik : Forschung und Lehre an Hochschulen für angewandte Wissenschaften ; 25 Jahre Multi-Projekt-Chip-Gruppe / [MPC, Multi-Projekt-Chip-Gruppe Baden-Württemberg ; SSCS, Solid-State Circuit Society Chapter, IEEE German Section]. Gerhard Forster (Hrsg.) S. 216-227, ISBN 978-3-9810998-6-7

2012S. Thiel, H.-P. Bürkle: "TCL-Skript basiertes Backend Design mit Cadence Encounter", Tagung der Multi-Project-Chip Gruppe Baden-Württemberg, ISSN 1868-9221, Ausgabe 48, p. 53-56, Juli 2012

Link
2012Digitally Assisted Analog: Adaptive IQ Correction Algorithms for Homodyne Receivers

S. Singh, H.-P. Bürkle, G. Vallant, M. Epp: "Digitally Assisted Analog: Adaptive IQ Correction Algorithms for Homodyne Receivers", Tagung der Multi-Project-Chip Gruppe Baden-Württemberg, ISSN 1868-9221, Ausgabe 47, p. 23-34, Januar 2012

Link
2011S. Singh, H.-P. Bürkle : "FPGA Based Image Processing Platform: Concept, Design and Implementation of Algorithms as Pipelined Dedicated Hardware Blocks", Tagung der Multi-Project-Chip Gruppe Baden-Württemberg, ISSN 1868-9221, Ausgabe 46, p. 57-65, Juli 2011

S. Singh, H.-P. Bürkle : "FPGA Based Image Processing Platform: Concept, Design and Implementation of Algorithms as Pipelined Dedicated Hardware Blocks", Tagung der Multi-Project-Chip Gruppe Baden-Württemberg, ISSN 1868-9221, Ausgabe 46, p. 57-65, Juli 2011

Link
2008F. Kiesel, J. Hahn-Dambacher, H.-P. Bürkle: "Digitale Signalvorverzerrung mit FPGAs zur Linearisierung von Audioverstärkern", Tagung der Multi-Project-Chip Gruppe Baden-Württemberg, ISSN 1862-7102, Ausgabe 39, Februar 2008, Seite 3-10

2008I. Kurz, H.-P. Bürkle : "Entwurf eines LVDS-Leitungstreibers für die On-Chip-Kommunikation", in: A. Führer (Hrsg.): 20 Jahre Multi-Project-Chip-Gruppe. ISBN 978-3-9810998-1-2, HS Ulm, 2008, Seite 210-216

2006C. Bradler, H.-P. Bürkle: "Simulation und Layout eines schnellen CMOS-Serializers", Tagung der Multi-Project-Chip Gruppe Baden-Württemberg, Februar 2006, Seite 11-18

2004H.-P. Bürkle: "Grundlagen der Analogtechnik;" in: E. Hering, H. Steinhart: "Taschenbuch der Mechatronik," Hanser Verlag, Leipzig 2004

2004I. Kurz, H.-P. Bürkle : "Entwurf eines LVDS-Leitungstreibers für die On-Chip-Kommunikation", Tagung der Multi-Project-Chip Gruppe Baden-Württemberg, Juli 2004, Seite 21-28

2003H.-P. Bürkle: "Lichtwellenleiter und Grundlagen des Systems;" ANGA Verband Privater Kabelnetzbetreiber, Workshop: Einsatz von LWL in HFC-Netzen, Frankfurt, 30.01.2003

2002H.-P. Bürkle: "Optisch transparente DWDM-Aufrüstung für bidirektionale Video- und Kommunikationsdienste in HFC-Netzen," ANGA Cable Convention 2002, Köln, Germany 23.-25. April, 2002

2002H.-P. Bürkle: "Wellenlängemultiplex-Technik für effiziente optische Zubringer in hybriden Zugangsnetzen," ITG-Workshop Breitbandige Zugangsnetze und integrierte Hausnetze, 7.10.2002, Berlin, S. 11-12

2000Bürkle, H.-P.: Systemvorschlag für bedarfsgerechten Multiplex von Diensten und Transportparametern, Teilprojekt III.5.2b: Optisch-Elektrischer Multiplex von Breitband-Verteil- und interaktiven Diensten, Forschungsverbund Medientechnik Südwest, Juni 2

Link: http://www.inue.uni-stuttgart.de/FMS/abschluss/berichte/fms352b-03.pdf

2000H. Bürkle, H. Haisch, H. Krimmel, J. Schaepperle, M. Tomsu, J. Wolde: Approaches for the Digitized Fiber Feeder Transport in Hybrid Access Networks, 5th European Conference on Networks & Optical Communications, NOC 2000, Stuttgart, Germany

2000H.Krimmel, H.P.Buerkle, H.Haisch, N.Kaiser, W. Manz, J. Schaepperle, M. Tomsu, J. Wolde , Stuttgart :Digitized Fiber Feeders, a strong chain link for reliable hybrid access networks, World Telecommunication Congress, Birmingham UK, 2000

1997H.-P. Bürkle: Möglichkeiten und Grenzen sehr schneller Abtasthalteglieder für die A-D-Umsetzung mit Silizium- und Silizium-Germanium-Bipolartransistoren, ISBN 3-89653-225-1, Aachen : Mainz, 1997

1992W. Coenning, H.-P. Bürkle : Phasendiagramme zur Beschreibung des Halbleiterlasers bei Frequenzmodulation, Archiv für Elektrotechnik, Vol. 75, No. 5, Springer 1992

Link: http://www.springerlink.com/content/t8x8402314687717/fulltext.pdf

Prof. Dr.-Ing. Heinz-Peter Bürkle

+49 7361 576-2103, -4207
240, G2 2.14
Sprechzeiten
nach Absprache